En el primer punto de este taller se trabajará con base en las compuertas: NAND, NOR, OR-EXCLUSIVA Y NOR-EXCLUSIVA
Enviado por faroal • 2 de Noviembre de 2015 • Tarea • 576 Palabras (3 Páginas) • 481 Visitas
- En el primer punto de este taller se trabajará con base en las compuertas: NAND, NOR, OR-EXCLUSIVA Y NOR-EXCLUSIVA
- Comportamiento
NAND: la puerta lógica NAND se comporta como la comporta AND con un negador a la salida, de esta forma que se obtiene los resultados negados de la operación lógica AND.
NOR: la compuerta NOR se comporta como OR con un negador en su salida, de esta forma se obtiene el resultado negado de la operación lógica OR.
XOR: La puerta lógica XOR se comporta como una suma binaria que descarta el acarreo. La compuerta XOR solo es alta cuando sus entradas son opuestas es decir una entrada a nivel bajo y a nivel alto o una entrada a nivel alto y nivel bajo.
XNOR: la compuerta lógica XNOR se comporta como una puerta XOR pero con su salida conectada a un negador NOT, de tal manera que sus salidas son las salidas negadas de la compuerta XOR.
- Tabla de verdad
NAND
A | B | Z |
0 | 0 | 1 |
0 | 1 | 1 |
1 | 0 | 1 |
1 | 1 | 0 |
NOR
A | B | Z |
0 | 0 | 1 |
0 | 1 | 0 |
1 | 0 | 0 |
1 | 1 | 0 |
XOR
A | B | Z |
0 | 0 | 0 |
0 | 1 | 1 |
1 | 0 | 1 |
1 | 1 | 0 |
XNOR
A | B | Z |
0 | 0 | 1 |
0 | 1 | 0 |
1 | 0 | 0 |
1 | 1 | 1 |
- Cuál es la función booleana realiza
- La puerta lógica NAND realiza la función booleana de operación de negado del producto lógica.
- La puerta lógica NOR realiza la función booleana de operación de negado de suma lógica.
- La puerta lógica XOR realiza la función booleana de la operación de suma binaria. Se comporta como una compuerta OR exclusiva donde su salida es una nivel lógico alto “1” cuando sus entradas son iguales su salida es un nivel lógico bajo “0”.
- La puerta lógica XNOR cuando todas sus entradas son iguales entre sí para dos entradas A y B o cuando el numero de 1 (unos) de su salida está en “1” o en alto.
- Cuál es la ecuación característica que describe su comportamiento
NAND: F= (AB)'
NOR: F= (A+B)'
XOR: [pic 1]
[pic 2]
XNOR: [pic 3]
- Cuál es su símbolo
NAND
[pic 4]
NOR
[pic 5]
XOR
[pic 6]
XNOR
[pic 7]
- Cómo graficaría sus símbolos en: Contactos, Normalizado y No Normalizado
NAND
[pic 8]
- Contactos, b) Normalizado y c) No normalizado
NOR
[pic 9]
- Contactos, b) Normalizado y c) No normalizado
XOR
[pic 10]
- Contactos, b) Normalizado y c) No normalizado
XNOR
[pic 11]
- Contactos, b) Normalizado y c) No normalizado
2. Para el siguiente diagrama, realice la tabla de verdad; tenga en cuenta que son cinco entradas y una salida.
[pic 12]
I0.1 | I0.2 | I0.3 | I0.4 | i.05 | Q0.0 |
1 | 1 | 1 | 1 | 1 | 0 |
1 | 1 | 1 | 1 | 0 | 0 |
1 | 1 | 1 | 0 | 1 | 0 |
1 | 1 | 1 | 0 | 0 | 0 |
1 | 1 | 0 | 1 | 1 | 0 |
1 | 1 | 0 | 1 | 0 | 0 |
1 | 1 | 0 | 0 | 1 | 1 |
1 | 1 | 0 | 0 | 0 | 1 |
1 | 0 | 1 | 1 | 1 | 0 |
1 | 0 | 1 | 1 | 0 | 0 |
1 | 0 | 1 | 0 | 1 | 0 |
1 | 0 | 1 | 0 | 0 | 0 |
1 | 0 | 0 | 1 | 1 | 0 |
1 | 0 | 0 | 1 | 0 | 0 |
1 | 0 | 0 | 0 | 1 | 1 |
1 | 0 | 0 | 0 | 0 | 0 |
0 | 1 | 1 | 1 | 1 | 0 |
0 | 1 | 1 | 1 | 0 | 0 |
0 | 1 | 1 | 0 | 1 | 0 |
0 | 1 | 1 | 0 | 0 | 0 |
0 | 1 | 0 | 1 | 1 | 0 |
0 | 1 | 0 | 1 | 0 | 0 |
0 | 1 | 0 | 0 | 1 | 1 |
0 | 1 | 0 | 0 | 0 | 0 |
0 | 0 | 1 | 1 | 1 | 0 |
0 | 0 | 1 | 1 | 0 | 0 |
0 | 0 | 1 | 0 | 1 | 0 |
0 | 0 | 1 | 0 | 0 | 0 |
0 | 0 | 0 | 1 | 1 | 0 |
0 | 0 | 0 | 1 | 0 | 0 |
0 | 0 | 0 | 0 | 1 | 1 |
0 | 0 | 0 | 0 | 0 | 0 |
3. Realice la tabla de verdad para el siguiente esquema
[pic 13]
A | B | Z |
1 | 1 | 1 |
1 | 0 | 0 |
0 | 1 | 0 |
0 | 0 | 1 |
4. Implemente un circuito mediante la utilización de interruptores que simule una compuerta OR exclusiva.
...