Actividad 1 Plc Sena
Enviado por lppereira • 11 de Marzo de 2014 • 357 Palabras (2 Páginas) • 1.939 Visitas
ACTIVIDAD 1
1. En el primer punto de este taller se trabajará con base en las compuertas: NAND, NOR, OR EXCLUSIVA Y NOR-EXCLUSIVA Para cada compuerta:
A. Consulte su comportamiento
B. Describa su tabla de verdad
C. ¿Cuál función booleana realiza?
D. ¿Cuál es la ecuación característica que describe su comportamiento?
E. ¿Cuál es su símbolo?
F. ¿Cómo graficaría sus símbolos en: Contactos, Normalizado y No Normalizado?
Con base en lo anterior, analice cuál es la utilidad de este tipo de compuertas para un circuito lógico y cuál es su diferencia con las compuertas estudiadas en el material de la unidad.
2. Para el siguiente diagrama, realice la tabla de verdad; tenga en cuenta que son cinco entradas y una salida.
3. Realice la tabla de verdad para el siguiente esquema
4. Implemente un circuito mediante la utilización de interruptores que simule una compuerta OR exclusiva.
5. Represente gráficamente la siguiente función mediante la utilización de compuertas lógica: F = (B’A + CB)*A’
1.
COMPUERTA NAND
Una compuerta NAND es un circuito que genera una salida baja (0 lógico) solo cuando todas las entradas son 1. Esta operación en términos de nivel de salida, es una opuesta a la operación lógica AND. Realiza la operación de producto lógico negado.
El funcionamiento de las compuertas NAND es equivalente al de una compuerta OR negativa.
COMPUERTA NOR
Una compuerta NOR es un circuito que genera una salida (0 lógico) cuando una o más de sus entradas son 1. Esta operación es términos de nivel de salida, es la opuesta a la operación lógica OR. Realiza la operación de suma lógica negada.
COMPUERTA OR-EXCLUSIVO
El or-exclusivo (xor) es una compuerta que solo tiene dos entradas. La salida es Alta únicamente cuando las dos entradas están a niveles lógicos diferentes. Realiza la operación de suma lógica.
COMPUERTA NOR-EXCLUSIVO
Al igual que la compuerta XOR, el NOR_EXCLUSIVO (XNOR) es una compuerta que solo tiene dos entradas. La salida es BAJA únicamente cuando las dos entradas están a niveles lógicos diferentes. Realiza la función de equivalencia.
Grafica de símbolos
2. tabla de verdad
I0.1 I0.2 I0.3 I0.4 I0.5 Q0.0
1 1 1 1 1 0
1 1 1 1 0 0
1 1 1 0 0 0
1 1 0 0 0 1
1 0 0 0 0 0
0 0 0 0 0 0
...