Informe lab sistemas digitales
Enviado por KRou_705 • 2 de Octubre de 2019 • Informe • 447 Palabras (2 Páginas) • 134 Visitas
INFORME ACTIVIDAD DE LABORATORIO 2
SISTEMAS DIGITALES
Integrantes
Descripción de la actividad
Explicar qué fue lo que hicieron, cuál era la lógica del circuito a implementar, qué resultados se esperaban al final de la actividad, etc.
En este laboratorio hicimos un circuito el cual estaba conformado por 2 CI los cuales eran un sumador completo (CI 7483) y un decodificador de señales binarios de 4 bits (CI 7447), un display de 7 segmentos además de 7 resistencias. La lógica del circuito es que, al sumar 2 números binarios de 4 bits, el resultado de la suma sea enviado al decodificador para que en el display muestre el resultado en número decimal.
Layout del circuito
Está conformado por 2 CI los cuales eran un sumador completo (CI 7483) y un decodificador de señales binarios de 4 bits (CI 7447)[pic 1]
Implementación
Circuito para presentar más de 2 dígitos
Para poder ver resultados de más de 2 dígitos se necesita agregar un segundo display, además de: 3 circuitos integrados del tipo NOR (7402), otro sumador (7483) y otro decodificador (7447).
El funcionamiento al principio es igual que en el laboratorio. En el sumador 1 las entradas son A y B (ambas de 4 bits), el carreo inicial C0=GND, en este caso C4 va conectado a uno de los CI NOR (cable de color morado) y los sumadores van conectados a las entradas A del 2do sumador.
Luego se aplica el uso de las compuertas NOR para poder hacer un arreglo decimal el cual agrega 6 a la suma original cuando la suma de los números de entrada (en el sumador 1) es mayor que 9, de ser así el display 1 mostrara un 1 cuando es un resultado mayor a 9 o un 0 cuando sea igual o menor a 9.
En el 2do sumador las entradas de A son: A1=S1; A2=S2; A3=S3; A4= S4 del sumador 1 y las entradas de B son: B1=B4= GND, B2=B3= Z, donde Z es el resultado de los CI NOR (cable naranja). El carreo inicial C0=GND y C4 no se conecta. Los resultados de la suma irán conectados al 2do display (S1=A; S2=B; S3=C; S4=D).
Para el decodificador 1 sus entradas serán A=Z, B=C=D=GND y para el decodificador 2 A=S1, B=S2, C=S3, D=S4, donde S1, S2, S3, y S4 son del 2do sumador.
Para finalizar se conectas las entradas de los display 1 y 2 con las salidas de los decodificadores 1 y 2 respectivamente. [pic 2]
[pic 3]
[pic 4]
[pic 5][pic 6]
[pic 7]
Análisis
El circuito funciono en el 1er intento
Conclusión
Comentar qué se aprendió, qué aplicaciones podría tener lo realizado, qué es importante considerar para implementar circuitos con compuertas lógicas, etc.
...