Laboratorio 1 microproceasadores
Enviado por Kristel Marie • 27 de Mayo de 2018 • Informe • 438 Palabras (2 Páginas) • 682 Visitas
Universidad Tecnológica de Panamá[pic 1]
Facultad de Ingeniería Eléctrica
Laboratorio #1 de Microprocesadores
Integrantes:
Dherian Batista
3-734-2401
Nicole Bonilla
8-902-2066
Grupo:
1-IT-141
Tema:
Conceptos de Modelado
Profesor:
Elías Mendoza
[pic 2]
Panamá, 27 de abril de 2018.
Introducción
Se muestra en este informe como aplicamos los conceptos dados en teoría cuando programamos en ISE Xilinx. Se utilizan los conceptos de la estructura VHDL, como librería, entidad, arquitectura. Se añaden escalares y vectores, así como también señales. Aplicamos los diferentes tipos de modelado: flujo de datos, estructural, de comportamiento y modelado de estilo mixto para crear multiplexores de 2 a 1, agregar demoras de asignación e incluso un decodificador BCD a 7 segmentos. Se utilizan los conceptos de la estructura VHDL, como librería, entidad, arquitectura. Se visualiza la simulación y la implementación en la placa Nexys 3.
2-1 Creación de un multiplexor de 2 a 1 usando modelado de flujo de datos
[pic 3]
Tabla de Verdad:
X | Y | S | M |
0 | 0 | 0 | 0 |
0 | 0 | 1 | 0 |
0 | 1 | 0 | 0 |
0 | 1 | 1 | 1 |
1 | 0 | 0 | 1 |
1 | 0 | 1 | 0 |
1 | 1 | 0 | 1 |
1 | 1 | 1 | 1 |
Código VHDL:
[pic 4]
Archivo XDC:
[pic 5]
Implementación en la placa Nexys 3:
[pic 6]
2-2 Creación de un multiplexor de dos bits de ancho utilizando modelado de flujo de datos
Código VHDL:
[pic 7]
Tabla de verdad para las cuales el circuito enciende:
[pic 8] | [pic 9] | [pic 10] | [pic 11] | [pic 12] | [pic 13] | [pic 14] |
1 | 1 | 0 | 0 | 0 | 1 | 1 |
0 | 0 | 1 | 1 | 1 | 1 | 1 |
Archivo XDC:
[pic 15]
Implementación en la Placa Nexys 3:
[pic 16]
...