Reporte practica circuitos logicos (NOT)
Enviado por Carlitos711 • 3 de Junio de 2019 • Práctica o problema • 735 Palabras (3 Páginas) • 134 Visitas
[pic 1][pic 2][pic 3][pic 4][pic 5][pic 6]
[pic 7][pic 8]
Índice
- Objetivo2
- Desarrollo y resultados2
- Materiales2
- Antecedentes2
- Metodología3
- Resultados4
- Conclusiones6
- Bibliografía7
PRÁCTICA 2: UTILIZACIÓN DE COMPUERTA NOT
1. Objetivo: Que el alumno se familiarice con los circuitos integrados y aplique los conocimientos teóricos vistos en clase.
2. Desarrollo de la práctica
2.1. Materiales:
- Circuitos integrados 74LS10 y 74LS00.
- Fuente de voltaje.
- Cables.
- Leds y resistencia.
2.2. Antecedentes
En esta práctica con ayuda de los amplificadores operaciones podremos ver de manera física el problema que habíamos planteado en clase acerca de los jueces y corroborar que los resultados que obtuvimos fueron los correctos.
Forma canónica de la función: Es la representación de las funciones lógicas directamente de la tabla de verdad.
Realización: Llevar la función a circuitos físicos.
El circuito integrado 74LS10 consta de tres compuertas NAND de tres entradas independientes cada una.
El circuito 74LS00 contiene cuatro puertas NAND de 2 entradas, su uso está muy difundido en el álgebra de Boole para implementar las funciones. Con estas puertas lógicas podemos invertir una señal o generar una lógica para activar otro circuito integrado.
[pic 9] | [pic 10] | [pic 11] |
a) | b) | c) |
Figura 2.2.1: a) Circuito integrado 74LS00. b) Circuito integrado 74LS10. c) Tabla de verdad NAND |
Teorema de Morgan: En lógica proposicional y álgebra de Boole, las leyes de Morgan son un par de reglas de transformación que son ambas reglas de inferencia válidas. Las normas permiten la expresión de las conjunciones y disyunciones puramente en términos de vía negación. Las reglas se pueden expresar en español como:
- La negación de la conjunción es la disyunción de las negaciones.
- La negación de la disyunción es la conjunción de las negaciones
2.3. Metodología
De la siguiente tabla de verdad se obtiene la siguiente función OR por la reducción en el mapa de Karnaugh:
Tabla 2.3.1 Tabla de verdad
X1 | X2 | X3 | f |
0 | 0 | 0 | 0 |
0 | 0 | 1 | 0 |
0 | 1 | 0 | 0 |
0 | 1 | 1 | 1 |
1 | 0 | 0 | 0 |
1 | 0 | 1 | 1 |
1 | 1 | 0 | 1 |
1 | 1 | 1 | 1 |
[pic 12][pic 13]
Función OR:
[pic 14]
Minimización de la función:
[pic 15]
Forma canónica para llevar a cabo la implementación con las compuertas NAND-NAND:
[pic 16]
La realización de la función anterior es la siguiente:
[pic 17]
Figura 2.3.2 Realización de la forma canónica de la función.
Al tener la realización de la función se consulta la configuración de las compuertas que se utilizan para implementar el circuito en la protoboard.
2.4. Resultados
...