DISEÑO Y SIMULACIÓN DE CIRCUITOS CON COMPUERTAS LÓGICAS
Enviado por Jorge507 • 5 de Mayo de 2016 • Informe • 750 Palabras (3 Páginas) • 537 Visitas
LABORATORIO # 5
“DISEÑO Y SIMULACIÓN DE CIRCUITOS CON COMPUERTAS LÓGICAS”
Nombre: Jorge Del Rosario
Cédula: 8-909-1328
e-mail: isaacdr._@hotmail.com
Resumen: Un circuito Lógico es aquél que maneja información en forma binaria. Esto quiere decir que solo manejan dos niveles (1 y 0), en donde el 1 representa el nivel alto y el cero el nivel bajo. Los circuitos lógicos están compuestos por compuertas lógicas (and, or, not, etc.) las cuales se utilizan en muchos circuitos integrados para una gran variedad de aplicaciones. En Multisim se pueden encontrar dos familias de compuertas lógicas (TTL y CMOS) en donde la familia TTL tiene su operación en los 5V y la CMOS hasta los 16V. También cuenta con dos equipos que hacen el diseño de circuitos lógicos muy fácil. Por una parte se tiene el convertidor lógico, el cual ahorra el tiempo de crear una tabla de verdad para luego ir al mapa de karnaugh y obtener las ecuaciones o expresiones booleanas y por el otro lado se tiene el analizador lógico, el cual permite monitorizar cada una de las entradas o salidas con las que cuente nuestro diseño.
Descriptores: Analizador Lógico, Circuito Lógico, Convertidor Lógico, Expresión Booleana y Mapa de Karnaug.
1. Introducción: Lo que realizaremos en este trabajo es la esquematización y simulación de circuitos utilizando compuertas lógicas y familiarizarse con las distintas ventajas que nos da el Analizador lógico y convertidor lógico
2. Materiales: Computadora (Fig. 1), Herramienta Multisim (Fig. 2).
[pic 2] [pic 3]
Fig. 1 Fig. 2
3. Resultados:
I Parte
Circuito Decodificador para un Display de Siete Segmentos (cátodo común).
- Vaya al menú de instrumentos, arrastre un analizador lógico al espacio de trabajo y haga doble clic en él.
[pic 4]
- Seleccione las entradas A, B, C, D. Observe la tabla de verdad que se genera. Debe parecerse a la de la figura 4.
Número | Entradas |
| Salidas |
|
| |||||||
Decimal | A | B | C | D |
| a | b | c | d | e | f | g |
0 | 0 | 0 | 0 | 0 |
| 1 | 1 | 1 | 1 | 1 | 1 | 0 |
1 | 0 | 0 | 0 | 1 |
| 0 | 1 | 1 | 0 | 0 | 0 | 0 |
2 | 0 | 0 | 1 | 0 |
| 1 | 1 | 0 | 1 | 1 | 0 | 1 |
3 | 0 | 0 | 1 | 1 |
| 1 | 1 | 1 | 1 | 0 | 0 | 1 |
4 | 0 | 1 | 0 | 0 |
| 0 | 1 | 1 | 0 | 0 | 1 | 1 |
5 | 0 | 1 | 0 | 1 |
| 1 | 0 | 1 | 1 | 0 | 1 | 1 |
6 | 0 | 1 | 1 | 0 |
| 1 | 0 | 1 | 1 | 1 | 1 | 1 |
7 | 0 | 1 | 1 | 1 |
| 1 | 1 | 1 | 0 | 0 | 0 | 0 |
8 | 1 | 0 | 0 | 0 |
| 1 | 1 | 1 | 1 | 1 | 1 | 1 |
9 | 1 | 0 | 0 | 1 |
| 1 | 1 | 1 | 1 | 0 | 1 | 1 |
10 | 1 | 0 | 1 | 0 |
| 0 | 0 | 0 | 0 | 0 | 0 | 0 |
11 | 1 | 0 | 1 | 1 |
| 0 | 0 | 0 | 0 | 0 | 0 | 0 |
12 | 1 | 1 | 0 | 0 |
| 0 | 0 | 0 | 0 | 0 | 0 | 0 |
13 | 1 | 1 | 0 | 1 |
| 0 | 0 | 0 | 0 | 0 | 0 | 0 |
14 | 1 | 1 | 1 | 0 |
| 0 | 0 | 0 | 0 | 0 | 0 | 0 |
15 | 1 | 1 | 1 | 1 |
| 0 | 0 | 0 | 0 | 0 | 0 | 0 |
Figura 2.
- Tome los valores de la salida (a) mostrados en la tabla 1 y llene la columna de salida en el analizador lógico haciendo clic en cada una de las posiciones de la tabla como se muestra en la figura 5.
[pic 5]
Expresión Booleana
A'B'D'+A'BD+A'C+AB'C' Salida A
[pic 6]
A'B'+A'C'D'+A'CD+B'C' Salida B
...