ClubEnsayos.com - Ensayos de Calidad, Tareas y Monografias
Buscar

Almacenamiento de Información en la RAM


Enviado por   •  4 de Octubre de 2016  •  Tarea  •  570 Palabras (3 Páginas)  •  228 Visitas

Página 1 de 3

[pic 1]

          

Práctica No.4

 

Almacenamiento de Información en la RAM

Con aumento de longitud y

Con aumento de capacidad de memoria 

 

Objetivo de la Práctica: 

 

Construir un módulo de memoria RAM de 2K X 8, utilizando cuatro circuitos 6116, interconectados para almacenar una mayor cantidad de datos de mayor longitud.

 

 

 

Material Necesario: 

 

  • 2 C.I. de memoria (6116)
  • 1 C.I. 74LS241 (buffer)
  • 2 minidip switches de 8 elementos  1 minidip switch de 4 elementos.  1 push botton.  28 resistencias de 220Ω a ¼ watt.  8 leds.
  • Cable telefónico (50 cm).
  • Pinzas de corte y punta.  1 Protoboard  1 Multimetro.
  • Fuente regulada  de C.D a 5 volts. 
  • Hojas de especificación de C.I. (6116, 74LS241).

 

 

 

 

 

Introducción Teórica: 

 

AUMENTO DE POSICIONES DE MEMORIA.

 

Para aumentar el número de posiciones de memoria se necesita configurar un bloque componiendo varias  memorias en serie.

 

N = 2n Capacidad inicial de memoria

N  = número de bits del bus de direcciones de la memoria.

 

M = 2z Capacidad final de memoria

Z = número de bits del nuevo bus de direcciones del bloque de memoria.

 

        M / N = 2z / 2n = 2z – n = X         Número de memorias necesarias

 

 

SELECCIÓN DECODIFICADA.

 

Se basa en tomar las nuevas líneas de dirección y pasarlas a través de un decodificador, con lo cual se consigue direccionar zonas de memoria proporcionales al bit de dirección menos significativo.  

 

SELECCIÓN LINEAL.

 

Se basa en tener tantas líneas nuevas de dirección como memorias se necesiten para realizar el aumento de capacidad.

 

 

 

 

Actividades Prácticas: 

 

  1. Para obtener el módulo de 2K X 8 planteado en el objetivo de esta práctica, es necesario utilizar 4 chips 6116, conectados de tal forma que las conexiones del bus de dirección y de R/W´son comunes a los 4 chips. El primer par tiene común su chip select y el segundo par también mientras que del bus de datos, los 4 bits menos significativos se conectan al primer chip de cada par y los 4 bits más significativos al segundo chip de cada par. Considere que sólo puede activarse un par de circuitos a la vez, lo que se hace con el chip select común a cada par y que el valor del chip select activado forma parte de la dirección de la memoria.

 

  1. Energizar el circuito y disponerlo para realizar la operación de escritura de datos de 8 bits en el módulo de memoria resultante, en las direcciones propuestas en la siguiente tabla. Recuerde que tanto los datos como las direcciones están indicados en hexadecimal.

 

 

DIRECCION

DATO

000h 

9A

2FFh 

EF

400Fh 

F0

50Fh 

45

7FFh 

DE

 

 

  1. Disponga el circuito para leer la información almacenada en las diferentes direcciones.

 

  1. Realice el mapeo del módulo resultante

 

Conclusiones: 

 

 

1.- ¿Cómo quedan almacenados los datos en los dos chips empleados en este módulo?

 

_______________________________________________________________________________

_______________________________________________________________________________ _______________________________________________________________________________ _______________________________________________________________________________

...

Descargar como (para miembros actualizados) txt (4 Kb) pdf (161 Kb) docx (19 Kb)
Leer 2 páginas más »
Disponible sólo en Clubensayos.com