PRACTICA 1 FLIP- FLOP RS CON COMPUERTAS NOR
Enviado por emanuel000 • 3 de Junio de 2018 • Documentos de Investigación • 17.557 Palabras (71 Páginas) • 417 Visitas
D.G.E.T.I.[pic 2][pic 3][pic 4]
UNIVERSIDAD DEL GOLFO DE MEXICO, A. C.
[pic 5]
[pic 6]
D. G. E. T. I.[pic 7][pic 8][pic 9]
UNIVERSIDAD DEL GOLFO DE MEXICO, A. C.
[pic 10]
NOMBRE DEL ALUMNO
[pic 11]
SEMESTRE
[pic 12]
GRUPO
[pic 13]
[pic 14]
Ing. Alfonso Juárez Jiménez
Secretario Académico
Ing. Andrés Juárez Jiménez
Secretario de Administración y Finanzas
Lic. Fátima Romero Gutiérrez
Jefe de Departamento de Educación Media y Básica
Ing. Araceli G. Sánchez Gasca
Departamento Académico de Educación Media y Básica
INDICE
Practica No. Nombre Página
- Flip-flop rs con compuertas NOR 5
- Flip-flop rs con compuertas NAND 9
- Flip – flop jk temporizado 12
- Flip-flop jk con cronometro 16
- Flip-flop tipo d integrado 20
- Flip-flop jk en circuito integrado 24
- el circuito integrado ne 555 v en configuración monoestable 28
- El circuito integrado ne 555 v en configuración astable 32
- Contador sincrono base 8 empleando el método de mapas de karnaught 36
- Contador asíncrono base 16 utilizando el circuito integrado sn74ls93n 41
- Contador asíncrono base 10 utilizando para control la señal de borrado ( 44 clr)
- Contador asíncrono base 14 utilizando para control la señal de puesta a uno
( pr) 49
- Contador descendente base 16 utilizando flip-flops jk 54
- Contador de décadas 57
- Registro de corrimiento de 4 bits 61
- Multiplexores 66
- Display de siete segmentos 70
- Circuitos divisores de frecuencia 74
- Registro de entrada serie y salida paralelo 79
PRACTICA 1
FLIP- FLOP RS CON COMPUERTAS NOR
OBJETIVO
El estudiante debe ser capaz de llevar a la práctica un flop-flop RS implementado con compuertas NOR comprobando su comportamiento lógico.
DESCRIPCION BASICA
CIRCUITO FLIP-FLOP BÁSICO CON COMPUERTAS NOR
Para analizar la operación del circuito de la figura 1 se debe recordar que la salida de una compuerta NOR es 0 si cualquier entrada es 1 y que la salida es 1 solamente cuando todas las entradas sean 0. Como punto de partida asúmase que la entrada de puesta a uno (set) es 1 y que la entrada de puesta a 0 (reset) sea 0. Como la compuerta 2 tiene una entrada de 1, su salida Q´ debe ser 0, lo cual coloca ambas entradas de la compuerta 1 a 0 para tener la salida Q como 1. Cuando la entrada de puesta a uno (set) vuelva a 0, las salidas permanecerán iguales ya que la salida Q permanece como 1, dejando una entrada de la compuerta 2 en 1. Esto causa que la salida Q´ permanezca en 0 lo cual coloca ambas entradas de la compuerta número 1 en 0 y así la salida Q es 1. De la misma manera es posible demostrar que un 1 en la entrada de puesta a cero (reset) cambia la salida Q a 0 y Q´ a 1. Cuando la entrada de puesta a cero cambia a 0, las salidas no cambian.
...