Canal
Enviado por Erick Castillo • 27 de Septiembre de 2015 • Tutorial • 290 Palabras (2 Páginas) • 106 Visitas
Circuitos que contiene el canal
Circuito 74LS373
El circuito 74LS373 (Latch con tercer estado) para acoplar y demultiplexar el bus de direcciones, este circuito contiene 8 flip-flop que transfieren los datos de entrada al FF cuando la terminal LE=1
La información solo es vista en el bus OE=0
[pic 1]
[pic 2]
Circuito integrado 74LS245
Es un trasmisor o receptor octal diseñada para comunicaciones asíncronas de dos vías entre datos, la entrada de dirección (DR) controla la trasmisión del bus A al bus B o del bus B al bus A, dependiendo de su valor lógico.
La entrada de habilitación (E´) sirve para aislar buses.
[pic 3]
[pic 4]
Circuito integrado 74LS244
Circuito integrado 74LS244 (Buffer de 3 estados) este dispositivo está diseñado para proveer el acondicionamiento necesario entre buses en sistemas con procesadores, se emplea con dispositivos de memoria, trasmisores, receptores de bus etc.[pic 5]
[pic 6]
Funcionamiento…
En el microprocesador 8086 se requieren de canales o buses separados de direcciones, datos y control.
El procesador se comunica con el exterior a través de 20 bits multiplexados en tiempo para direcciones, control y datos.
Para poder transferir información el procesador ejecuta un ciclo de bus, el cual consiste en cuatro ciclos o periodos llamados estados TI
[pic 7]
ESTADO 1
Este ciclo se coloca las líneas de dirección y se activan las señales de control
ESTADO 2
Durante este ciclo el procesador proporciona las señales de control
ESTADO 3
Este periodo de reloj se produce para dar tiempo a la memoria para acceder a los datos
ESTADO 4
En este ciclo de reloj se desactivan todas las señales de bus para el siguiente ciclo de bus
[pic 8]
Al desarrollar el canal utilizamos dip switches para simular las entradas del procesador, esto se hizo porque era muy caro comprar el procesador para solo una práctica.
[pic 9][pic 10]
...