ClubEnsayos.com - Ensayos de Calidad, Tareas y Monografias
Buscar

Dispositivos Lógicos Programables


Enviado por   •  16 de Septiembre de 2015  •  Apuntes  •  452 Palabras (2 Páginas)  •  166 Visitas

Página 1 de 2

Conforme se fueron incrementando, las necesidades de los diferentes fabricantes de circuitos integrados, comenzaron a surgir tecnologías de encapsulado que ahorrarán circuiteria.

En la década de los 80´s aparece en México la familia TTL de la serie 74xx y los CMOS de la serie 40xx, que dieron inicio a la aplicación de la lógica discreta en la construcción de equipos electrónicos, estos se utilizan en diseños relativamente simples.

Para diseños más complejos se utilizan integrados diseñados a la medida (Custom), y solo sirven para una aplicación.

El uso principal que se da aun Dispositivo Lógico Programable ó PLD, es el de ahorro de circuiteria.

Debido a su estructura interna de compuertas OR y AND, hacen posible la realización de codificadores, decodificadores, multiplexores, contadores, etc.

Tipos de PLD

PROM (Memoria Programable de solo lectura): Son utilizados como elementos de memoria y tienen un arreglo Fijo de compuertas AND, seguido por un arreglo programable OR

PLA: (Programable Arreglo Lógico) Son utilizados como elementos de memoria, sus arreglos AND y OR son Programables.

PAL (Arreglo Lógico Programable) Son utilizados como elementos de memoria y tienen un arreglo Fijo de compuertas OR, seguido por un arreglo programable AND

GAL: Estos chips están fabricados en base a tecnología CMOS, por lo que consumen poca potencia con una muy pequeña desventaja en velocidad. Su principal ventaja es que son eléctricamente reprogramables (E2PROM) y sus salidas pueden ser configurables de acuerdo a las necesidades del diseño.

Los bloques de salida que pueden ser configurados por el usuario, se denominan OLMC (Output Logic Macro-cell) que pueden ser programados en alguna de las cuatro configuraciones que se muestran enseguida:

CPLD´s (Complex programmable logic divice) extiende el concepto de un PLD aun mayor nivel de integración ya que permite implementar sistemas más eficientes. Esta formado por múltiples bloques lógicos. Los bloques lógicos se comunican entre si utilizando una matriz programable de interconexiones que puede ser PIM Programmable Interconect Matrix, que puede ser Interconexión mediante arreglo o mediante o interconexión mediante multiplexores.

FPGA´s (Field Programmable Gate Array) consiste en arreglos de varias celdas lógicas las cuales se comunican unas con otras mediante canales de conexión verticales y horizontales.

Cada celda funciona similar a un bloque de un CPLD, solo que este utiliza GENERADORES DE FUNCIONES en lugar de compuertas, estos funcionan como una memoria donde se precalcula un resultado y se almacena en un generador. Las entradas del generador funcionan como un bus de direcciones y mediante las diferentes combinaciones de las entradas al generador se selecciona el resultado

...

Descargar como (para miembros actualizados) txt (3 Kb) pdf (38 Kb) docx (11 Kb)
Leer 1 página más »
Disponible sólo en Clubensayos.com