Electronica
Enviado por martlihjessly • 21 de Octubre de 2013 • 549 Palabras (3 Páginas) • 767 Visitas
Cuestionario1
Los niveles lógicos vienen definidos por el rango de tensión comprendida entre 0,2V y 0,8V para el estado L (bajo) y los 2,4V y Vcc para el estado H (alto).
La velocidad de transmisión entre los estados lógicos es su mejor base, si bien esta característica le hace aumentar su consumo siendo su mayor enemigo. Motivo por el cual han aparecido diferentes versiones de TTL como FAST, LS, S, etc y últimamente los CMOS: HC, HCT y HCTLS. En algunos casos puede alcanzar poco más de los 250 MHz.
5.1. Explique las diferencias eléctricas entre el circuito integrado 74LS04 y 74LS14 ya
que ambos circuitos contienen compuertas NOT.
la diferencia es qe el 14 le quita el ruido que no le puede quitar el 04... fuenciona como un filtro
5.2. Investigue las características principales de las tecnologías TTL y CMOS.
Los TTL tienen las siguientes características:
Alimentación de 5V con un voltaje mínimo de 4.75 y un voltaje máximo de 5.25, por debajo del voltaje mínimo el componente puede no funcionar correctamente y por encima del voltaje máximo se puede dañar.
Las características de los CMOS son:
Generan un menos consumo de potencia.
Tienen más inmunidad al sonido(ruido de radio frecuencias)
Tienen mayor rango de suministro de energía, permitiendo entradas de voltajes de hasta 35V
5.3. Investigue sobre la forma en que se realizan las compuertas lógicas, a nivel
transistor, para las tecnologías TTL y CMOS.
TTL: Los niveles lógicos vienen definidos por el rango de tensión comprendida entre 0,2V y 0,8V para el estado L (bajo) y los 2,4V y Vcc para el estado H (alto).
La velocidad de transmisión entre los estados lógicos es su mejor base, si bien esta característica le hace aumentar su consumo siendo su mayor enemigo. Motivo por el cual han aparecido diferentes versiones de TTL como FAST, LS, S, etc y últimamente los CMOS: HC, HCT y HCTLS. En algunos casos puede alcanzar poco más de los 250 MHz.
CMOS:
la función lógica a sintetizar se implementa por duplicado mediante dos circuitos: uno basado exclusivamente en transistores pMOS (circuito de pull-up), y otro basado exclusivamente en transistores nMOS (circuito de pull-down). El circuito pMOS es empleado para propagar el valor binario 1 (pull-up), y el circuito nMOS para propagar el valor binario 0 (pull-down). Véase la figura. Representa una puerta lógica NOT o inversor.
• Cuando la entrada es 1, el transistor nMOS no está en estado de conducción. Al estar su drenador conectado a la alimentación (1), el valor 1 no se propaga al drenador y por lo tanto a la salida de la puerta lógica. El transistor pMOS, por el contrario, está en estado de conducción y es el que propaga un '0' a la salida.
• Cuando
...