ClubEnsayos.com - Ensayos de Calidad, Tareas y Monografias
Buscar

PROGRAMA DE INGENIERIA ELECTRONICA


Enviado por   •  13 de Marzo de 2016  •  Informe  •  1.805 Palabras (8 Páginas)  •  288 Visitas

Página 1 de 8

UNIVERSIDAD SURCOLOMBIANA

PROGRAMA DE INGENIERIA ELECTRONICA

LABORATORIO DE ELECTRONICA DIGITAL

INFORME PRACTICA NO. 1

APLICACIÓN DE LAS COMPUERTAS UNIVERSALES

DIEGO ARMANDO GAONA C.   COD: 2010296654

JOSE RICARDO LEMUS Q.        COD: 2006134753

  1. OBJETIVOS

GENERAL

  • Hacer una buena implementación de las compuertas universales en el montaje de circuitos lógicos.

ESPECÍFICOS

  • Implementar una función lógica con compuertas NAND o NOR de las familias TTL y CMOS.

  • Corroborar con la práctica los niveles lógicos altos y bajos de las entradas y salidas de las compuertas lógicas utilizadas en el diseño del circuito lógico para la elaboración de la  práctica.
  • Comparar los perfiles de tensión entre las familias lógicas TTL y CMOS.
  1. JUSTIFICACIÓN

 

Se necesita adquirir competencias en el diseño de circuitos lógicos, en la cual su implementación con compuertas lógicas se determina de una manera que facilite el montaje durante la práctica. Se necesita primordialmente tener conocimientos teóricos claros y concisos acerca de las compuertas lógicas universales a tratar como lo son la NAND y la NOR, como lo son sus perfiles de tensión y de corrientes para cada familia lógica. A partir de esto se quiere que la práctica se realice sin ningún inconveniente y que todo lo elaborado complemente nuestra formación académica como ingenieros.

  1. ELEMENTOS, MATERIALES Y EQUIPOS

  • Multímetro digital (DMM).
  • Fuente DC.
  • Circuito integrado 74LS00 (TTL con compuertas NAND de 2 entradas).
  • Circuito integrado 4011 (CMOS con compuertas NAND de 2 entradas).
  • Tres diodos LED’s de 1.6 V @ 10 mA.
  • Un transistor NPN 2N3904.
  • Resistores: 26.7 KΩ, 324Ω, 320 Ω y 260 Ω (valores medidos).
  1. CALCULOS A PARTIR DE LAS MEDICIONES

Se calculan las corrientes para los circuitos B y C en estado alto  y D  en estado bajo, para cada familias lógica. También se calcula la caída de tensión en el diodo LED y el VCE (sat)  en el transistor.

  • Circuito B en alto:

        [pic 1]

              Para TTL                                                       Para CMOS

[pic 2]

        

[pic 3]

[pic 4]

[pic 5]

                  [pic 6][pic 7]

El VCE (sat)  es el mismo VC ya que el emisor esta a tierra, osea 0.17 V.

  • Circuito C en alto:

Cabe notar que VD es la misma tensión que cae en el diodo LED.

[pic 8]

              Para TTL                                                       Para CMOS

                                                  [pic 9][pic 10]

  • Circuito D en bajo:

[pic 11]

           Para TTL                                                             Para CMOS

                               [pic 12][pic 13]

[pic 14]

           Para TTL                                                             Para CMOS

 

                                [pic 15][pic 16]

5. RESULTADOS MEDIDOS Y CALCULADOS

Tabla 1.  Resultados para los circuitos con TTL.

Circuito

IB (µA)

IC (mA)

IOH (mA)

IOL (mA)

VLED (V)

VCE (sat) (V)

Circuito B en alto

115

9.20

1.85

0.17

Circuito C en alto

7.70

1.85

Circuito D en bajo

10.40

1.86

Tabla 2.  Resultados para los circuitos con CMOS.

Circuito

IB (µA)

IC (mA)

IOH (mA)

IOL (mA)

VLED (V)

VCE (sat) (V)

Circuito B en alto

154.70

8.02

2.17

0.17

Circuito C en alto

4.10

1.79

Circuito D en bajo

6.74

1.79

6. PROCEDIMIENTO

Una vez comprobado que todas las conexiones del circuito son correctas, por cada combinación en la entrada  se procede a medir los perfiles de tensión en cada salida parcial y final del circuito lógico y se consignan en la hoja de datos que se entrega al final de la práctica.

...

Descargar como (para miembros actualizados) txt (9 Kb) pdf (640 Kb) docx (2 Mb)
Leer 7 páginas más »
Disponible sólo en Clubensayos.com