Compuerta lógica NAND
Enviado por peensayos • 6 de Septiembre de 2014 • 221 Palabras (1 Páginas) • 230 Visitas
1. Compuerta lógica NAND
A. Una compuerta NAND es un circuito que genera una salida baja (0 lógico) sólo cuando todas las entradas son 1. Esta operación en términos de nivel de salida, es la opuesta a la operación lógica AND.
B. La tabla muestra la salida para cada posible entrada en términos de bits, para una compuerta NAND de dos entradas.
C.
D.
E. La figura nos muestra los símbolos lógicos estándar de una compuerta NAND de 2 entradas
F. En este ejemplo incluye contactos normalmente abiertos y cerrados
Compuerta lógica NOR
G. Una compuerta NOR es un circuito que genera una salida baja (0 lógico) cuando una o más de sus entradas son 1. Esta operación en términos de nivel de salida, es la opuesta a la operación lógica OR.
H. La tabla muestra la salida para cada posible entrada en términos de bits, para una compuerta NOR de dos entradas.
I.
J.
K. La figura nos muestra los símbolos lógicos estándar de una compuerta NAND de 2 entradas
L.
Compuerta lógica OR-EXCLUSIVA
M. El OR-EXCLUSIVO (XOR) es una compuerta que solo tiene dos entradas. La salida es ALTA únicamente cuando las dos entradas están a niveles lógicos diferentes.
N. La tabla muestra la salida para cada posible entrada en términos de bits, para una compuerta OR-EXCLUSIVO.
O.
P.
Q. La figura nos muestra los símbolos lógicos estándar de una compuerta XOR.
R.
...