Taller circuitos secuencial
Enviado por PAC MEJ • 31 de Julio de 2023 • Apuntes • 334 Palabras (2 Páginas) • 45 Visitas
[pic 1]
UNIVERSIDAD AGRARIA DEL ECUADOR
CARRERA DE CIENCIAS DE LA COMPUTACION
Tema: TALLER CISRCUITOS SECUENCIAL 2
Materia: Digitales 2
Integrante:
- Piguave Rodríguez Jorge Luis
- Villon Muñiz Erick
Docente: Ing. Mitchell Vásquez
PERIODO - Semestre
2023 – 2024 7S “B”
GUAYAQUIL-ECUADOR
Síntesis con flip-flops
La tabla presenta la representación de dos flip-flops y como varían sus estados. En este caso para la tabla y el diseño se usará un flip flop tipo D para mostrar los 4 estados del diseño.
Estado actual | Entrada | Entrada siguiente | Salida | ||
A | B | x | A | B | Y |
0 | 0 | 0 | 0 | 0 | 0 |
0 | 0 | 1 | 0 | 1 | 0 |
0 | 1 | 0 | 0 | 0 | 0 |
0 | 1 | 1 | 1 | 0 | 0 |
1 | 0 | 0 | 0 | 0 | 0 |
1 | 0 | 1 | 1 | 1 | 0 |
1 | 1 | 0 | 0 | 0 | 1 |
1 | 1 | 1 | 1 | 1 | 1 |
Diseño realizado en Multising (Flip Flop tipo D)
Componentes del Diseño
- 5 compuertas And 7408
- 2 compuertas Or 7432
- 2 Flip Flop tipo D
- Entrada de reloj 555
- 4 leds para mostrar los estados
[pic 2]
Cuando se usan flip-flops D, las ecuaciones de entrada se obtienen directamente del siguiente estado, para estos Flip flop es necesario una relación funcional entre la tabla de estados y las ecuaciones de entrada.
Síntesis con flip-flops JK
Estado actual | Entrada | Entrada siguiente | Entradas del Flip flop | |||||
A | B | x | A | B | Ja | Ka | Jb | Kb |
0 | 0 | 0 | 0 | 0 | 0 | x | 0 | x |
0 | 0 | 1 | 0 | 1 | 0 | x | 1 | x |
0 | 1 | 0 | 0 | 0 | 1 | x | x | 1 |
0 | 1 | 1 | 1 | 0 | 0 | x | x | 0 |
1 | 0 | 0 | 0 | 0 | x | 0 | 0 | x |
1 | 0 | 1 | 1 | 1 | x | 0 | 1 | x |
1 | 1 | 0 | 0 | 0 | x | 0 | x | 0 |
1 | 1 | 1 | 1 | 1 | x | 1 | x | 1 |
Diseño realizado en Multising (Flip Flop JK)
...