Arquitectura
Enviado por neronoakley • 6 de Junio de 2015 • 313 Palabras (2 Páginas) • 128 Visitas
ARQUITECTURA DEL COMPUTADOR
JUAN FELIPE PUERTA MARULANDA
TRABAJO DE DISEÑO DEL PC
ROLANDO AGUDELO
INSTiTUCION UNIVERSITARIA DE ENVIGADO
6/06/2014
PROCESADOR
Core i7
Cache vel reloj nucleos máximo potencia memoria
Intel® Core™ i7-4790 Processor (8M Cache, up to 4.00 GHz)
8.0 MB 3.60 GHz 4 / 8 84 DDR3-1333/1600 Intel® HD Graphics 4600
MEMORIA
DDR3 F3-12800CL10D
CAPACIDAD =16GB VELOCIDAD RELOJ =1600Hz
DISCO DURO 1tb
Sata
Capacidad 1000GB
Tamaño 3.5 Pulgadas
Interface SATA
RPM 7200
Este pc manejara una taxonimia de flynn
MIMD ( Muchas instrucciones aplicadas a muchos datos )
TIPOS DE BUSES
DEDICADOS = líneas separadas para direcciones y datos
Eso me incrementa el tamaño y el precio pero me aumenta la velocidad
BUS
PCI: estructura y señales:
• Para 64 bits: aparecen 51 señales opcionales.
- Interrupción: líneas dedicadas para cada dispositivo
- Soporte de caché para que se conecten al PCI
- 32 líneas multiplexadas (datos y direcciones) (adicionales)
- Líneas de interpretación y validación
- 2 líneas que permiten que 2 dispositivos PCI
utilicen 64 bits.
- Terminales de test: estándar IEEE 1149.1
Buses // entre dispositivos
SPP:
• Proceso:
1. Computador tiene datos para enviar por SPP: BUSY
2. Computador envía 8 bits de datos + STROBE
3. Periférico responde con BUSY
4. Periférico guarda byte, envía ACK y desactiva BUSY
• Velocidad de transmisión: 150 KB/s
METODO ARBITRARIO
Distribuido .Cada módulo puede controlar el acceso al bus
Temporización
Sincronica
Esta dada por un ciclo de reloj es mas organizado y mejora las velocidades
Una arquitectura de bus
...